Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
4
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de Entrada
Single Ended
Tipo de salida
3 State
Polarity
No Inversión
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
14
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Maximum Propagation Delay Time @ Maximum CL
2.1 ns @ 3.3 V
Dimensiones
5 x 4.4 x 1.15mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Propagation Delay Test Condition
50pF
País de Origen
Malaysia
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL
74LVTH Family
€ 470,65
€ 0,235 Each (On a Reel of 2000) (Sin IVA)
2000
€ 470,65
€ 0,235 Each (On a Reel of 2000) (Sin IVA)
2000
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
4
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de Entrada
Single Ended
Tipo de salida
3 State
Polarity
No Inversión
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
14
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Maximum Propagation Delay Time @ Maximum CL
2.1 ns @ 3.3 V
Dimensiones
5 x 4.4 x 1.15mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Propagation Delay Test Condition
50pF
País de Origen
Malaysia
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL