Documentos Técnicos
Especificaciones
Brand
onsemiFamilia Lógica
LVX
Función Lógica
Transceptor de bus
Número de Elementos por Chip
1
Número de Canales por Chip
8
Polarity
Non-Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
24
Input Level
CMOS
Nivel de Salida
CMOS
Corriente Máxima de Salida de Alto Nivel
-24mA
Corriente Máxima de Salida de Bajo Nivel
24mA
Maximum Propagation Delay Time @ Maximum CL
8.5 ns@ 5 V
Altura
0.95mm
Dimensiones
7.8 x 4.4 x 0.95mm
Propagation Delay Test Condition
50pF
Temperatura Mínima de Funcionamiento
–40 °C
Temperatura Máxima de Operación
+85 °C.
Largo
7.8mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V, 5.5 V
Anchura
4.4mm
Tensión de Alimentación de Funcionamiento Mínima
2.7 V, 4.5 V
País de Origen
Malaysia
Datos del producto
Familia 74LVX, Fairchild Semiconductors
Lógica CMOS avanzada de baja tensión
Tensión de funcionamiento +2,7 a +5,5
Compatibilidad: entrada LVTTL/TTL, salida LVTTL
74LVX Family
€ 3,45
€ 0,69 Each (In a Pack of 5) (Sin IVA)
Estándar
5
€ 3,45
€ 0,69 Each (In a Pack of 5) (Sin IVA)
Información de stock no disponible temporalmente.
Estándar
5
Información de stock no disponible temporalmente.
Documentos Técnicos
Especificaciones
Brand
onsemiFamilia Lógica
LVX
Función Lógica
Transceptor de bus
Número de Elementos por Chip
1
Número de Canales por Chip
8
Polarity
Non-Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
24
Input Level
CMOS
Nivel de Salida
CMOS
Corriente Máxima de Salida de Alto Nivel
-24mA
Corriente Máxima de Salida de Bajo Nivel
24mA
Maximum Propagation Delay Time @ Maximum CL
8.5 ns@ 5 V
Altura
0.95mm
Dimensiones
7.8 x 4.4 x 0.95mm
Propagation Delay Test Condition
50pF
Temperatura Mínima de Funcionamiento
–40 °C
Temperatura Máxima de Operación
+85 °C.
Largo
7.8mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V, 5.5 V
Anchura
4.4mm
Tensión de Alimentación de Funcionamiento Mínima
2.7 V, 4.5 V
País de Origen
Malaysia
Datos del producto
Familia 74LVX, Fairchild Semiconductors
Lógica CMOS avanzada de baja tensión
Tensión de funcionamiento +2,7 a +5,5
Compatibilidad: entrada LVTTL/TTL, salida LVTTL