Búfer, controlador de línea, SN74LVC1G125DCKR, LVC, 1 bits 3-State, No Inversión SC-70 5 pines

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador de línea
Interfaz
Búfer y circuito integrado del controlador de línea
Número de Canales por Chip
1
Tipo de Entrada
Single Ended
Tipo de salida
3 State
Polarity
No Inversión
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
SC-70, SOT
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.5 ns @ 3.3 V
Dimensiones
2 x 1.25 x 0.9mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
€ 1,41
€ 0,056 Each (In a Pack of 25) (Sin IVA)
25
€ 1,41
€ 0,056 Each (In a Pack of 25) (Sin IVA)
25
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
Cantidad | Precio Unitario sin IVA | Per Pack |
---|---|---|
25 - 100 | € 0,056 | € 1,41 |
125 - 225 | € 0,055 | € 1,38 |
250 - 475 | € 0,054 | € 1,35 |
500 - 1225 | € 0,052 | € 1,29 |
1250+ | € 0,05 | € 1,26 |
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador de línea
Interfaz
Búfer y circuito integrado del controlador de línea
Número de Canales por Chip
1
Tipo de Entrada
Single Ended
Tipo de salida
3 State
Polarity
No Inversión
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
SC-70, SOT
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.5 ns @ 3.3 V
Dimensiones
2 x 1.25 x 0.9mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22