Búfer, SN74LVC2G34DBVR, LVC, Dual canales No Inversión SOT-23 6 pines No
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Buffer
Number of Channels
2
Entrada de disparador Schmitt
No
Tipo de entrada
Single Ended
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
6
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.1 ns @ 3.3 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
2.9 x 1.6 x 1.15mm
Propagation Delay Test Condition
50pF
Longitud:
2.9mm
Altura
1.15mm
Ancho
1.6mm
Temperatura Mínima de Operación
-40 ºC
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Máxima Temperatura de Funcionamiento
+85 °C.
Datos del producto
Familia 74LVC2G, Texas Instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
P.O.A.
3000
P.O.A.
3000
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Buffer
Number of Channels
2
Entrada de disparador Schmitt
No
Tipo de entrada
Single Ended
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
6
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.1 ns @ 3.3 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
2.9 x 1.6 x 1.15mm
Propagation Delay Test Condition
50pF
Longitud:
2.9mm
Altura
1.15mm
Ancho
1.6mm
Temperatura Mínima de Operación
-40 ºC
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Máxima Temperatura de Funcionamiento
+85 °C.
Datos del producto
Familia 74LVC2G, Texas Instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS