Documentos Técnicos
Especificaciones
Brand
AlteraTecnología de lógica programable
FPGA
Clasificación del kit
Development Kit
Nombre del kit
MAX 10
País de Origen
Taiwan, Province Of China
Datos del producto
Kit de desarrollo FPGA MAX 10, Altera
El kit de desarrollo FPGA Altera MAX 10 es una completa plataforma de diseño construida alrededor de un 50K Logic Elements (LEs). Está optimizado para la integración a nivel de sistema con ADC en chip, flash de doble configuración y compatibilidad con interfaz de memoria DDR3. Tiene un rango de opciones de conectividad que incluye una USB-Blaster II integrada, salida HDMI y dos puertos Ethernet para aplicaciones Industrial Ethernet. El kit de desarrollo FPGA MAX 10 proporciona una solución para la creación de prototipos a nivel de sistema para aplicaciones del sector industrial, de automoción y de consumo.
Con el kit de desarrollo FPGA Altera MAX 10, puede:
- Desarrolle diseños para el FPGA 10M50D con encapsulado F484
- Mida el rendimiento de conversión de bloques del ADC MAX 10 FPGA
- Conecte varias FPGA MAX 10 memoria DDR3 con un rendimiento de 300 MHz
- Ejecute Linux embebido utilizando el procesador Nios II
- Conecte con tarjetas auxiliares y periféricos utilizando conectores compatibles con Pmod Digilent y HSMC
- Mida la potencia de FPGA con la interfaz gráfica de usuario (GUI) del monitor de potencia
- Reutilizar la placa PCB y el esquema del kit como modelo para su diseño
Programación y configuración
- USB-Blaster II (JTAG) integrado
- JTAG directo opcional a través de conector de 10 contactos
Dispositivos de memoria
- 1 GB SDRAM DDR3 64-Mx16 con controlador de memoria por software
- 1 GB SDRAM DDR3 128-Mx8 con controlador de memoria por software
- Interfaz cuádruple serie periférica (quad SPI) Flash de 512 MB
Puertos de comunicación
- 2 puertos RJ-45 Gigabit Ethernet
- mini-USB2.0 UART
- Salida de vídeo HDMI
- Conector universal de tarjeta Mezzanine de alta velocidad (HSMC)
- 2 conectores de 12 contactos compatibles con Digilent Pmod
Analógico
- 2 entradas MAX 10 FPGA ADC SMA
- 2 x 10 conectores ADC
- Entrada de potenciómetro a DAC
- Salida externa de DAC de 16 bits con SMA
Reloj
- Fuente de reloj oscilador externa de terminación única a 25 MHz
-Generador de reloj - Silicon Labs
Suministrado con
- Cable mini USB para USB-Blaster II integrado
- Fuentes de alimentación de 2 A y cable
Software de diseño Quartus II Web Edition gratuito
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
€ 218,56
Each (Sin IVA)
1
€ 218,56
Each (Sin IVA)
1
Comprar en grandes cantidades
Cantidad | Precio Unitario sin IVA |
---|---|
1 - 1 | € 218,56 |
2+ | € 213,09 |
Documentos Técnicos
Especificaciones
Brand
AlteraTecnología de lógica programable
FPGA
Clasificación del kit
Development Kit
Nombre del kit
MAX 10
País de Origen
Taiwan, Province Of China
Datos del producto
Kit de desarrollo FPGA MAX 10, Altera
El kit de desarrollo FPGA Altera MAX 10 es una completa plataforma de diseño construida alrededor de un 50K Logic Elements (LEs). Está optimizado para la integración a nivel de sistema con ADC en chip, flash de doble configuración y compatibilidad con interfaz de memoria DDR3. Tiene un rango de opciones de conectividad que incluye una USB-Blaster II integrada, salida HDMI y dos puertos Ethernet para aplicaciones Industrial Ethernet. El kit de desarrollo FPGA MAX 10 proporciona una solución para la creación de prototipos a nivel de sistema para aplicaciones del sector industrial, de automoción y de consumo.
Con el kit de desarrollo FPGA Altera MAX 10, puede:
- Desarrolle diseños para el FPGA 10M50D con encapsulado F484
- Mida el rendimiento de conversión de bloques del ADC MAX 10 FPGA
- Conecte varias FPGA MAX 10 memoria DDR3 con un rendimiento de 300 MHz
- Ejecute Linux embebido utilizando el procesador Nios II
- Conecte con tarjetas auxiliares y periféricos utilizando conectores compatibles con Pmod Digilent y HSMC
- Mida la potencia de FPGA con la interfaz gráfica de usuario (GUI) del monitor de potencia
- Reutilizar la placa PCB y el esquema del kit como modelo para su diseño
Programación y configuración
- USB-Blaster II (JTAG) integrado
- JTAG directo opcional a través de conector de 10 contactos
Dispositivos de memoria
- 1 GB SDRAM DDR3 64-Mx16 con controlador de memoria por software
- 1 GB SDRAM DDR3 128-Mx8 con controlador de memoria por software
- Interfaz cuádruple serie periférica (quad SPI) Flash de 512 MB
Puertos de comunicación
- 2 puertos RJ-45 Gigabit Ethernet
- mini-USB2.0 UART
- Salida de vídeo HDMI
- Conector universal de tarjeta Mezzanine de alta velocidad (HSMC)
- 2 conectores de 12 contactos compatibles con Digilent Pmod
Analógico
- 2 entradas MAX 10 FPGA ADC SMA
- 2 x 10 conectores ADC
- Entrada de potenciómetro a DAC
- Salida externa de DAC de 16 bits con SMA
Reloj
- Fuente de reloj oscilador externa de terminación única a 25 MHz
-Generador de reloj - Silicon Labs
Suministrado con
- Cable mini USB para USB-Blaster II integrado
- Fuentes de alimentación de 2 A y cable
Software de diseño Quartus II Web Edition gratuito