Procesador de señal digital TMS320VC5416PGE160, 160MHZ 16bit 256 kB RAM, 32 kB ROM, LQFP 144 pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFrecuencia Máxima
160MHz
Millones de Instrucciones por Segundo del Dispositivo
160MIPS
Ancho del Bus de Datos
16bit
Tamaño RAM
128 (EEPROM), 128 (RAM) kB
Arquitectura del Conjunto de Instrucciones
Harvard
Tamaño de la Memoria del Programa
32 kB
Tipo de Memoria del Programa
DARAM, ROM, SARAM
Formato Numérico y Aritmético
Punto fijo
Tipo de montaje
Surface Mount
Tipo de Encapsulado
LQFP100
Conteo de Pines
144
Tensión de Alimentación de Funcionamiento Típica
1.6 V, 3.3 V
Ancho
20mm
Temperatura Mínima de Operación
-40 ºC
Dimensiones del Cuerpo
20 x 20 x 1.4mm
Longitud
20mm
Temperatura de Funcionamiento Máxima
+100 °C
Altura
1.4mm
Datos del producto
Procesadores de señales digitales (DSP), Texas Instruments
Los procesadores de señal digital de Texas Instruments son microprocesadores con una arquitectura optimizada para las necesidades operativas de procesamiento de señales digitales.
Digital Signal Processors, Texas Instruments
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
P.O.A.
60
P.O.A.
60
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFrecuencia Máxima
160MHz
Millones de Instrucciones por Segundo del Dispositivo
160MIPS
Ancho del Bus de Datos
16bit
Tamaño RAM
128 (EEPROM), 128 (RAM) kB
Arquitectura del Conjunto de Instrucciones
Harvard
Tamaño de la Memoria del Programa
32 kB
Tipo de Memoria del Programa
DARAM, ROM, SARAM
Formato Numérico y Aritmético
Punto fijo
Tipo de montaje
Surface Mount
Tipo de Encapsulado
LQFP100
Conteo de Pines
144
Tensión de Alimentación de Funcionamiento Típica
1.6 V, 3.3 V
Ancho
20mm
Temperatura Mínima de Operación
-40 ºC
Dimensiones del Cuerpo
20 x 20 x 1.4mm
Longitud
20mm
Temperatura de Funcionamiento Máxima
+100 °C
Altura
1.4mm
Datos del producto
Procesadores de señales digitales (DSP), Texas Instruments
Los procesadores de señal digital de Texas Instruments son microprocesadores con una arquitectura optimizada para las necesidades operativas de procesamiento de señales digitales.