Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines

Código de producto RS: 662-9168Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVTH125PWR
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVT

Función Lógica

Búfer, controlador de línea

Número de Canales por Chip

4

Interfaz

Búfer y circuito integrado del controlador de línea

Tipo de entrada

Single Ended

Output Type

3 State

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Corriente Máxima de Salida de Alto Nivel

-32mA

Corriente Máxima de Salida de Bajo Nivel

64mA

Maximum Propagation Delay Time @ Maximum CL

2.1 ns @ 3.3 V

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Propagation Delay Test Condition

50pF

Datos del producto

Familia 74LVTH, Texas Instruments

Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL

74LVTH Family

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 0,423

Each (In a Pack of 5) (Sin IVA)

Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines
Seleccionar tipo de embalaje

€ 0,423

Each (In a Pack of 5) (Sin IVA)

Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines
Información de stock no disponible temporalmente.
Seleccionar tipo de embalaje

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPer Pack
5 - 20€ 0,423€ 2,12
25 - 45€ 0,402€ 2,01
50 - 120€ 0,363€ 1,81
125 - 245€ 0,325€ 1,63
250+€ 0,309€ 1,54

Documentos Técnicos

Especificaciones

Familia Lógica

LVT

Función Lógica

Búfer, controlador de línea

Número de Canales por Chip

4

Interfaz

Búfer y circuito integrado del controlador de línea

Tipo de entrada

Single Ended

Output Type

3 State

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Corriente Máxima de Salida de Alto Nivel

-32mA

Corriente Máxima de Salida de Bajo Nivel

64mA

Maximum Propagation Delay Time @ Maximum CL

2.1 ns @ 3.3 V

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Propagation Delay Test Condition

50pF

Datos del producto

Familia 74LVTH, Texas Instruments

Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL

74LVTH Family