Circuito integrado biestable, CI biestable, SN74LVC374ADW, LVC, 3 estados SOIC 20 pines Octal

Código de producto RS: 663-2886PMarca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC374ADW
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

D Type

Tipo de Entrada

Terminación Única

Tipo de salida

3 State

Tipo de señal de salida

Single Ended

Tipo de Disparo

Borde positivo

Polarity

Non-Inverting

Tipo de Montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Número de Elementos por Chip

8

Maximum Propagation Delay Time @ Maximum CL

8.1 ns @ 2.7 V

Dimensiones del Cuerpo

12.8 x 7.52 x 2.35mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura Mínima de Funcionamiento

–40 °C

Altura

2.35mm

Propagation Delay Test Condition

50pF

Temperatura Máxima de Operación

+85 °C.

Largo

12.8mm

Anchura

7.52mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

€ 17,12

€ 0,342 Each (Supplied in a Tube) (Sin IVA)

Circuito integrado biestable, CI biestable, SN74LVC374ADW, LVC, 3 estados SOIC 20 pines Octal
Seleccionar tipo de embalaje

€ 17,12

€ 0,342 Each (Supplied in a Tube) (Sin IVA)

Circuito integrado biestable, CI biestable, SN74LVC374ADW, LVC, 3 estados SOIC 20 pines Octal

Información de stock no disponible temporalmente.

Seleccionar tipo de embalaje

Información de stock no disponible temporalmente.

CantidadPrecio Unitario sin IVAPer Tubo
50 - 90€ 0,342€ 3,42
100 - 240€ 0,308€ 3,08
250 - 490€ 0,277€ 2,77
500+€ 0,263€ 2,63

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

D Type

Tipo de Entrada

Terminación Única

Tipo de salida

3 State

Tipo de señal de salida

Single Ended

Tipo de Disparo

Borde positivo

Polarity

Non-Inverting

Tipo de Montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Número de Elementos por Chip

8

Maximum Propagation Delay Time @ Maximum CL

8.1 ns @ 2.7 V

Dimensiones del Cuerpo

12.8 x 7.52 x 2.35mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura Mínima de Funcionamiento

–40 °C

Altura

2.35mm

Propagation Delay Test Condition

50pF

Temperatura Máxima de Operación

+85 °C.

Largo

12.8mm

Anchura

7.52mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more