Circuito integrado biestable, CI biestable, SN74LVC374ADW, LVC, 3 estados SOIC 20 pines Octal

Código de producto RS: 144-9991Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC374ADW
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

Tipo D

Tipo de entrada

Single Ended

Output Type

3 State

Tipo de Señal de Salida

Single Ended

Triggering Type

Borde positivo

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC W

Conteo de Pines

20

Número de Elementos por Chip

8

Maximum Propagation Delay Time @ Maximum CL

8.1 ns @ 2.7 V

Dimensiones del Cuerpo

12.8 x 7.52 x 2.35mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Ancho

7.52mm

Temperatura Mínima de Operación

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Máxima

+85 °C.

Altura

2.35mm

Propagation Delay Test Condition

50pF

Longitud

12.8mm

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 0,427

Each (In a Tube of 25) (Sin IVA)

Circuito integrado biestable, CI biestable, SN74LVC374ADW, LVC, 3 estados SOIC 20 pines Octal

€ 0,427

Each (In a Tube of 25) (Sin IVA)

Circuito integrado biestable, CI biestable, SN74LVC374ADW, LVC, 3 estados SOIC 20 pines Octal
Información de stock no disponible temporalmente.

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPer Tubo
25 - 25€ 0,427€ 10,67
50 - 100€ 0,341€ 8,54
125 - 225€ 0,32€ 8,01
250 - 350€ 0,299€ 7,48
375+€ 0,256€ 6,40

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

Tipo D

Tipo de entrada

Single Ended

Output Type

3 State

Tipo de Señal de Salida

Single Ended

Triggering Type

Borde positivo

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC W

Conteo de Pines

20

Número de Elementos por Chip

8

Maximum Propagation Delay Time @ Maximum CL

8.1 ns @ 2.7 V

Dimensiones del Cuerpo

12.8 x 7.52 x 2.35mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Ancho

7.52mm

Temperatura Mínima de Operación

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Máxima

+85 °C.

Altura

2.35mm

Propagation Delay Test Condition

50pF

Longitud

12.8mm

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more