Bus Buffer/Gate w/3-StSN74LVC1G125DBVR

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4 ns @ 5 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones
2.9 x 1.6 x 1.15mm
Propagation Delay Test Condition
50pF
Temperatura de Funcionamiento Mínima
–40 °C
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Profundidad
1.6mm
Longitud
2.9mm
Temperatura máxima de funcionamiento
+85 °C.
Altura
1.15mm
País de Origen
China
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
$ 1,69
$ 0,067 Each (In a Pack of 25) (Sin IVA)
25
$ 1,69
$ 0,067 Each (In a Pack of 25) (Sin IVA)
25
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
Cantidad | Precio Unitario sin IVA | Per Pack |
---|---|---|
25 - 100 | $ 0,067 | $ 1,69 |
125 - 225 | $ 0,057 | $ 1,42 |
250 - 350 | $ 0,054 | $ 1,35 |
375 - 600 | $ 0,051 | $ 1,28 |
625+ | $ 0,047 | $ 1,18 |
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4 ns @ 5 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones
2.9 x 1.6 x 1.15mm
Propagation Delay Test Condition
50pF
Temperatura de Funcionamiento Mínima
–40 °C
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Profundidad
1.6mm
Longitud
2.9mm
Temperatura máxima de funcionamiento
+85 °C.
Altura
1.15mm
País de Origen
China
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22