Transceptor de bus Transceptor de bus SN74LVC16245ADGGR, 74LVC 16 bits No Inversión TSSOP 48 pines

Código de producto RS: 121-9323Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC16245ADGGR
brand-logo
Ver todo en Bus Transceivers

Documentos Técnicos

Especificaciones

Familia Lógica

74LVC

Función Lógica

Transceptor de bus

Número de Elementos por Chip

1

Número de Canales por Chip

16

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

48

Input Level

CMOS, TTL

Nivel de Salida

LVTTL

Corriente Máxima de Salida de Alto Nivel

-24mA

Corriente Máxima de Salida de Bajo Nivel

24mA

Maximum Propagation Delay Time @ Maximum CL

4 ns @ 3.3 V

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

12.6 x 6.2 x 1.05mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Máxima

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

12.6mm

Altura

1.05mm

Ancho

6.2mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Datos del producto

Transceptores de bus de la gama 74LVC, Texas Instruments

Gama de transceptores de bus de la familia 74LVC de CI lógicos CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 1,159

Each (On a Reel of 2000) (Sin IVA)

Transceptor de bus Transceptor de bus SN74LVC16245ADGGR, 74LVC 16 bits No Inversión TSSOP 48 pines

€ 1,159

Each (On a Reel of 2000) (Sin IVA)

Transceptor de bus Transceptor de bus SN74LVC16245ADGGR, 74LVC 16 bits No Inversión TSSOP 48 pines
Información de stock no disponible temporalmente.

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Familia Lógica

74LVC

Función Lógica

Transceptor de bus

Número de Elementos por Chip

1

Número de Canales por Chip

16

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

48

Input Level

CMOS, TTL

Nivel de Salida

LVTTL

Corriente Máxima de Salida de Alto Nivel

-24mA

Corriente Máxima de Salida de Bajo Nivel

24mA

Maximum Propagation Delay Time @ Maximum CL

4 ns @ 3.3 V

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

12.6 x 6.2 x 1.05mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Máxima

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

12.6mm

Altura

1.05mm

Ancho

6.2mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Datos del producto

Transceptores de bus de la gama 74LVC, Texas Instruments

Gama de transceptores de bus de la familia 74LVC de CI lógicos CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more