Descodificador, SN74LVC138APWR, TSSOP, 16 pines

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsTipo de montaje
Montaje superficial
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
16
Dimensiones del Cuerpo
5 x 4.4 x 1.15mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura Máxima de Funcionamiento
+85 °C.
Mínima Temperatura de Funcionamiento
–40 °C
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Datos del producto
Decodificadores/Multiplexores de la familia 74LVC, Texas Instruments
Gama de Texas Instruments de decodificadores, multiplexores y de-multiplexores de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.
Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22
74LVC Family
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
Price on asking
Empaque de Producción (Rollo)
10
Price on asking
Empaque de Producción (Rollo)
10
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsTipo de montaje
Montaje superficial
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
16
Dimensiones del Cuerpo
5 x 4.4 x 1.15mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura Máxima de Funcionamiento
+85 °C.
Mínima Temperatura de Funcionamiento
–40 °C
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Datos del producto
Decodificadores/Multiplexores de la familia 74LVC, Texas Instruments
Gama de Texas Instruments de decodificadores, multiplexores y de-multiplexores de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.
Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22