Circuito integrado biestable, CI biestable, SN74LVC112AD, LVC, SOIC 16 pines Dual

Código de producto RS: 663-2802Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC112AD
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

JK Type

Tipo de entrada

Single Ended

Tipo de Señal de Salida

Differential

Triggering Type

Borde negativo

Polarity

Inverting, Non-Inverting

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC W

Conteo de Pines

16

Set/Reset

Yes

Número de Elementos por Chip

2

Maximum Propagation Delay Time @ Maximum CL

7.1 ns @ 2.7 V

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Dimensiones del Cuerpo

9.9 x 3.91 x 1.58mm

Máxima Temperatura de Funcionamiento

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

9.9mm

Profundidad

3.91mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Mínima

-40 ºC

Altura

1.58mm

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 0,567

Each (In a Pack of 10) (Sin IVA)

Circuito integrado biestable, CI biestable, SN74LVC112AD, LVC, SOIC 16 pines Dual

€ 0,567

Each (In a Pack of 10) (Sin IVA)

Circuito integrado biestable, CI biestable, SN74LVC112AD, LVC, SOIC 16 pines Dual
Información de stock no disponible temporalmente.

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPer Pack
10 - 40€ 0,567€ 5,67
50 - 90€ 0,539€ 5,39
100 - 240€ 0,485€ 4,84
250 - 490€ 0,437€ 4,37
500+€ 0,414€ 4,14

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

JK Type

Tipo de entrada

Single Ended

Tipo de Señal de Salida

Differential

Triggering Type

Borde negativo

Polarity

Inverting, Non-Inverting

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC W

Conteo de Pines

16

Set/Reset

Yes

Número de Elementos por Chip

2

Maximum Propagation Delay Time @ Maximum CL

7.1 ns @ 2.7 V

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Dimensiones del Cuerpo

9.9 x 3.91 x 1.58mm

Máxima Temperatura de Funcionamiento

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

9.9mm

Profundidad

3.91mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Mínima

-40 ºC

Altura

1.58mm

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more