Felices vacaciones!

During the Christmas and New Year period, some days we are offering limited services. Please check the details to ensure you keep your business running with RS during the holidays.

View

Y: Puerta lógica, SN74LVC08APWR, LVC, Quad 24mA TSSOP 14 pines 2 No

Código de producto RS: 662-8588PMarca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC08APWR
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

Y

Tipo de Montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

14

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Corriente Máxima de Salida de Alto Nivel

-24mA

Maximum Propagation Delay Time @ Maximum CL

3.9 ns @ 3.3 V, 4.6 ns @ 2.7 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

24mA

Temperatura Mínima de Operación

-40 ºC

Altura

1.15mm

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Propagation Delay Test Condition

50pF

Temperatura Máxima de Funcionamiento

125 °C

Longitud:

5mm

Ancho

4.4mm

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more
Te podría interesar
Puerta AND cuád. 2i/p,74LVC08APW TSSOP14
P.O.A.Each (In a Pack of 20) (Sin IVA)

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

P.O.A.

Y: Puerta lógica, SN74LVC08APWR, LVC, Quad 24mA TSSOP 14 pines 2 No
Seleccionar tipo de embalaje

P.O.A.

Y: Puerta lógica, SN74LVC08APWR, LVC, Quad 24mA TSSOP 14 pines 2 No
Información de stock no disponible temporalmente.
Seleccionar tipo de embalaje

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more
Te podría interesar
Puerta AND cuád. 2i/p,74LVC08APW TSSOP14
P.O.A.Each (In a Pack of 20) (Sin IVA)

Documentos Técnicos

Especificaciones

Función Lógica

Y

Tipo de Montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

14

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Corriente Máxima de Salida de Alto Nivel

-24mA

Maximum Propagation Delay Time @ Maximum CL

3.9 ns @ 3.3 V, 4.6 ns @ 2.7 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

24mA

Temperatura Mínima de Operación

-40 ºC

Altura

1.15mm

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Propagation Delay Test Condition

50pF

Temperatura Máxima de Funcionamiento

125 °C

Longitud:

5mm

Ancho

4.4mm

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more
Te podría interesar
Puerta AND cuád. 2i/p,74LVC08APW TSSOP14
P.O.A.Each (In a Pack of 20) (Sin IVA)