Y: Puerta lógica, SN74LV11APW, LV, LVCMOS Triple 12mA TSSOP 14 pines 3 No

Código de producto RS: 145-0491Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LV11APW
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

3

Number of Inputs per Gate

3

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Tipo de entrada

LVTTL, TTL

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

21ns

Tensión de Alimentación de Funcionamiento Mínima

2 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Profundidad

4.5mm

Propagation Delay Test Condition

50pF

Largo

5.1mm

Altura

1.05mm

Mínima Temperatura de Funcionamiento

-40 ºC

Dimensiones del Cuerpo

5.1 x 4.5 x 1.05mm

Temperatura de Funcionamiento Máxima

+85 °C.

Output Type

LVCMOS

País de Origen

United States

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

P.O.A.

Y: Puerta lógica, SN74LV11APW, LV, LVCMOS Triple 12mA TSSOP 14 pines 3 No

P.O.A.

Y: Puerta lógica, SN74LV11APW, LV, LVCMOS Triple 12mA TSSOP 14 pines 3 No
Información de stock no disponible temporalmente.

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

3

Number of Inputs per Gate

3

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Tipo de entrada

LVTTL, TTL

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

21ns

Tensión de Alimentación de Funcionamiento Mínima

2 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Profundidad

4.5mm

Propagation Delay Test Condition

50pF

Largo

5.1mm

Altura

1.05mm

Mínima Temperatura de Funcionamiento

-40 ºC

Dimensiones del Cuerpo

5.1 x 4.5 x 1.05mm

Temperatura de Funcionamiento Máxima

+85 °C.

Output Type

LVCMOS

País de Origen

United States

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more