Y: Puerta lógica, SN74LV08APWR, LV, Quad 12mA TSSOP 14 pines 2 No

Código de producto RS: 162-7421Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LV08APWR
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

2 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Altura

1.15mm

Ancho

4.4mm

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Temperatura de Funcionamiento Máxima

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

5mm

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

P.O.A.

Y: Puerta lógica, SN74LV08APWR, LV, Quad 12mA TSSOP 14 pines 2 No

P.O.A.

Y: Puerta lógica, SN74LV08APWR, LV, Quad 12mA TSSOP 14 pines 2 No
Información de stock no disponible temporalmente.

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

2 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Altura

1.15mm

Ancho

4.4mm

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Temperatura de Funcionamiento Máxima

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

5mm

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more