Inversor, SN74LV06APWR, Búfer inversor, Drenaje Abierto Hex canales TSSOP 14 pines LV No

Código de producto RS: 162-7420Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LV06APWR
brand-logo
Ver todo en Inversores

Documentos Técnicos

Especificaciones

Función Lógica

Inverting Buffer

Output Type

Drenaje Abierto

Número de Elementos por Chip

6

Entrada de disparador Schmitt

No

Maximum Propagation Delay Time @ Maximum CL

10.6 ns @ 3.3 V, 15.2 ns @ 2.5 V, 7.5 ns @ 5 V

Corriente Máxima de Salida de Alto Nivel

-0.002mA

Corriente Máxima de Salida de Bajo Nivel

16mA

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Altura

1.15mm

Tensión de Alimentación de Funcionamiento Mínima

2 V

Temperatura de Funcionamiento Máxima

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

5mm

Ancho

4.4mm

Temperatura Mínima de Operación

-40 ºC

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

P.O.A.

Inversor, SN74LV06APWR, Búfer inversor, Drenaje Abierto Hex canales TSSOP 14 pines LV No

P.O.A.

Inversor, SN74LV06APWR, Búfer inversor, Drenaje Abierto Hex canales TSSOP 14 pines LV No
Información de stock no disponible temporalmente.

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

Inverting Buffer

Output Type

Drenaje Abierto

Número de Elementos por Chip

6

Entrada de disparador Schmitt

No

Maximum Propagation Delay Time @ Maximum CL

10.6 ns @ 3.3 V, 15.2 ns @ 2.5 V, 7.5 ns @ 5 V

Corriente Máxima de Salida de Alto Nivel

-0.002mA

Corriente Máxima de Salida de Bajo Nivel

16mA

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Altura

1.15mm

Tensión de Alimentación de Funcionamiento Mínima

2 V

Temperatura de Funcionamiento Máxima

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

5mm

Ancho

4.4mm

Temperatura Mínima de Operación

-40 ºC

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more