Documentos Técnicos
Especificaciones
Brand
Silicon LabsFrecuencia de Salida Máxima
712.5MHz
Número de Elementos por Chip
4
Tipo de montaje
Surface Mount
Frecuencia de Salida Mínima
0.0001MHz
Tipo de Encapsulado
QFN EP
Corriente de Alimentación Máxima
240 mA
Conteo de Pines
64
Frecuencia Máxima de Entrada
750MHz
Dimensiones del Cuerpo
9 x 9 x 0.85mm
Altura
0.85mm
Longitud:
9mm
Tensión de Alimentación Máxima de Funcionamiento
3.47 V
Máxima Temperatura de Funcionamiento
+85 °C.
Tensión de Alimentación de Funcionamiento Mínima
3,14 V
Temperatura de Funcionamiento Mínima
-40 ºC
Profundidad
9mm
País de Origen
United States
Datos del producto
Multiplicadores de reloj DSPLL Dual/Quad Si5346 Si5347
Estos multiplicadores de reloj de atenuación de fluctuaciones combinan dos o cuatro DSPLL, proporcionan acceso a cualquiera de las cuatro entradas y generan relojes de baja fluctuación en cualquiera de las salidas.
El Silicon Labs Si5346 dispone de dos DSPLL y se aloja en un encapsulado QFN (7x7 mm) de 44 contactos
El Silicon Labs Si5347 dispone de cuatro DSPLL y se aloja en un encapsulado QFN (9x9 mm) de 64 contactos
- Cada DSPLL genera cualquier frecuencia de salida desde cualquier frecuencia de entrada.
- Rango de frecuencia de entrada:
- Diferencial: 8 kHz a 750 MHz
- LVCMOS: 8 kHz a 250 MHz
- Rango de frecuencia de salida:
- Diferencial: hasta 712,5 MHz
- LVCMOS: hasta 250 MHz
- Fluctuación ultrabaja, habitualmente menos de 100 fs (12 kHz-20 MHz)
- Salidas configurables compatibles con LVDS, LVPECL, LVCMOS, CML y HCSL con amplitud de señal programable.
Información de stock no disponible temporalmente.
Vuelva a verificar más tarde.
P.O.A.
1
P.O.A.
1
Documentos Técnicos
Especificaciones
Brand
Silicon LabsFrecuencia de Salida Máxima
712.5MHz
Número de Elementos por Chip
4
Tipo de montaje
Surface Mount
Frecuencia de Salida Mínima
0.0001MHz
Tipo de Encapsulado
QFN EP
Corriente de Alimentación Máxima
240 mA
Conteo de Pines
64
Frecuencia Máxima de Entrada
750MHz
Dimensiones del Cuerpo
9 x 9 x 0.85mm
Altura
0.85mm
Longitud:
9mm
Tensión de Alimentación Máxima de Funcionamiento
3.47 V
Máxima Temperatura de Funcionamiento
+85 °C.
Tensión de Alimentación de Funcionamiento Mínima
3,14 V
Temperatura de Funcionamiento Mínima
-40 ºC
Profundidad
9mm
País de Origen
United States
Datos del producto
Multiplicadores de reloj DSPLL Dual/Quad Si5346 Si5347
Estos multiplicadores de reloj de atenuación de fluctuaciones combinan dos o cuatro DSPLL, proporcionan acceso a cualquiera de las cuatro entradas y generan relojes de baja fluctuación en cualquiera de las salidas.
El Silicon Labs Si5346 dispone de dos DSPLL y se aloja en un encapsulado QFN (7x7 mm) de 44 contactos
El Silicon Labs Si5347 dispone de cuatro DSPLL y se aloja en un encapsulado QFN (9x9 mm) de 64 contactos
- Cada DSPLL genera cualquier frecuencia de salida desde cualquier frecuencia de entrada.
- Rango de frecuencia de entrada:
- Diferencial: 8 kHz a 750 MHz
- LVCMOS: 8 kHz a 250 MHz
- Rango de frecuencia de salida:
- Diferencial: hasta 712,5 MHz
- LVCMOS: hasta 250 MHz
- Fluctuación ultrabaja, habitualmente menos de 100 fs (12 kHz-20 MHz)
- Salidas configurables compatibles con LVDS, LVPECL, LVCMOS, CML y HCSL con amplitud de señal programable.