Latch 74LVT573PW,112, Transparente Tipo D 3 estados TSSOP 20 pines 8bit

Código de producto RS: 169-7298Marca: NexperiaNúmero de parte de fabricante: 74LVT573PW,112
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVT

Modo de Enclavamiento

Transparente

Elemento de Enclavamiento

D Type

Número de Bits

8bit

Output Type

3 State

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Set/Reset

Yes

Dimensiones del Cuerpo

6.6 x 4.5 x 0.95mm

Altura

0.95mm

Longitud:

6.6mm

Profundidad

4.5mm

Temperatura de Funcionamiento Mínima

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Máxima Temperatura de Funcionamiento

+85 °C.

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

País de Origen

Thailand

Datos del producto

Familia 74LVT, Nexperia

Lógica de tecnología BiCMOS de baja tensión
Tensión de funcionamiento 2,7 a 3,6
Compatibilidad: entrada LVTTL/TTL, salida LVTTL

74LVT Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 0,529

Each (In a Tube of 75) (Sin IVA)

Latch 74LVT573PW,112, Transparente Tipo D 3 estados TSSOP 20 pines 8bit

€ 0,529

Each (In a Tube of 75) (Sin IVA)

Latch 74LVT573PW,112, Transparente Tipo D 3 estados TSSOP 20 pines 8bit
Información de stock no disponible temporalmente.

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPer Tubo
75 - 300€ 0,529€ 39,67
375 - 1425€ 0,449€ 33,71
1500 - 3675€ 0,42€ 31,52
3750+€ 0,41€ 30,73

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Familia Lógica

LVT

Modo de Enclavamiento

Transparente

Elemento de Enclavamiento

D Type

Número de Bits

8bit

Output Type

3 State

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Set/Reset

Yes

Dimensiones del Cuerpo

6.6 x 4.5 x 0.95mm

Altura

0.95mm

Longitud:

6.6mm

Profundidad

4.5mm

Temperatura de Funcionamiento Mínima

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Máxima Temperatura de Funcionamiento

+85 °C.

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

País de Origen

Thailand

Datos del producto

Familia 74LVT, Nexperia

Lógica de tecnología BiCMOS de baja tensión
Tensión de funcionamiento 2,7 a 3,6
Compatibilidad: entrada LVTTL/TTL, salida LVTTL

74LVT Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more