NAND: Puerta lógica, 74LVC00APW,112, LVC, Quad 24mA TSSOP 14 pines 2 No

Código de producto RS: 178-7015Marca: NexperiaNúmero de parte de fabricante: 74LVC00APW,112
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Corriente Máxima de Salida de Alto Nivel

-24mA

Tensión de Alimentación de Funcionamiento Mínima

1.2 V

Corriente Máxima de Salida de Bajo Nivel

24mA

Temperatura máxima de funcionamiento

125 °C

Propagation Delay Test Condition

50pF

Longitud

5.1mm

Altura

0.95mm

Ancho

4.5mm

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

5.1 x 4.5 x 0.95mm

País de Origen

Thailand

Datos del producto

74LVC Family Logic Gates

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 0,31

Each (In a Tube of 96) (Sin IVA)

NAND: Puerta lógica, 74LVC00APW,112, LVC, Quad 24mA TSSOP 14 pines 2 No

€ 0,31

Each (In a Tube of 96) (Sin IVA)

NAND: Puerta lógica, 74LVC00APW,112, LVC, Quad 24mA TSSOP 14 pines 2 No
Información de stock no disponible temporalmente.

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Corriente Máxima de Salida de Alto Nivel

-24mA

Tensión de Alimentación de Funcionamiento Mínima

1.2 V

Corriente Máxima de Salida de Bajo Nivel

24mA

Temperatura máxima de funcionamiento

125 °C

Propagation Delay Test Condition

50pF

Longitud

5.1mm

Altura

0.95mm

Ancho

4.5mm

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

5.1 x 4.5 x 0.95mm

País de Origen

Thailand

Datos del producto

74LVC Family Logic Gates

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more