Línea de retardo SY89296UTG CMOS, LVPECL, LVTTL LVPECL, TQFP 32-Pines

Código de producto RS: 165-4048Marca: MicrochipNúmero de parte de fabricante: SY89296UTG
brand-logo

Documentos Técnicos

Especificaciones

Función Lógica

Línea de retardo

Input Signal Type

CMOS, LVPECL, LVTTL

Nivel Lógico de Salida

LVPECL

Tipo de Montaje

Surface Mount

Tipo de Encapsulado

TQFP

Conteo de Pines

32

Dimensiones del Cuerpo

7 x 7 x 1mm

Incremento Absoluto

0.01ns

Retardo a la Primera Derivación

3.2ns

Tiempo Máximo de Retardo

14.8ns

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura Máxima de Funcionamiento

+85 °C.

Number of Independent Delay Inputs

1

Temperatura Mínima de Funcionamiento

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

2.375 V

País de Origen

Thailand

Datos del producto

Líneas de retardo, Microchip

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 11,028

Each (In a Tray of 250) (Sin IVA)

Línea de retardo SY89296UTG CMOS, LVPECL, LVTTL LVPECL, TQFP 32-Pines

€ 11,028

Each (In a Tray of 250) (Sin IVA)

Línea de retardo SY89296UTG CMOS, LVPECL, LVTTL LVPECL, TQFP 32-Pines
Información de stock no disponible temporalmente.

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

Línea de retardo

Input Signal Type

CMOS, LVPECL, LVTTL

Nivel Lógico de Salida

LVPECL

Tipo de Montaje

Surface Mount

Tipo de Encapsulado

TQFP

Conteo de Pines

32

Dimensiones del Cuerpo

7 x 7 x 1mm

Incremento Absoluto

0.01ns

Retardo a la Primera Derivación

3.2ns

Tiempo Máximo de Retardo

14.8ns

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura Máxima de Funcionamiento

+85 °C.

Number of Independent Delay Inputs

1

Temperatura Mínima de Funcionamiento

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

2.375 V

País de Origen

Thailand

Datos del producto

Líneas de retardo, Microchip

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more