Línea de retardo DS1100Z-60+ 74LS CMOS, SOIC 8-Pines

Código de producto RS: 192-1498Marca: Maxim IntegratedNúmero de parte de fabricante: DS1100Z-60+
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

74LS

Función Lógica

Línea de retardo

Input Signal Type

CMOS

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC W

Conteo de Pines

8

Número Total de Derivaciones

5

Dimensiones del Cuerpo

5 x 4 x 1.5mm

Retardo a la Primera Derivación

12ns

Tensión de Alimentación Máxima de Funcionamiento

5.25 V

Tiempo Máximo de Retardo

60ns

Temperatura de Funcionamiento Máxima

+85 °C.

Number of Independent Delay Inputs

1

Temperatura Mínima de Operación

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

4.75 V

País de Origen

Thailand

Datos del producto

Delay Lines, Maxim Integrated Products

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 6,935

Each (In a Pack of 2) (Sin IVA)

Línea de retardo DS1100Z-60+ 74LS CMOS, SOIC 8-Pines
Seleccionar tipo de embalaje

€ 6,935

Each (In a Pack of 2) (Sin IVA)

Línea de retardo DS1100Z-60+ 74LS CMOS, SOIC 8-Pines
Información de stock no disponible temporalmente.
Seleccionar tipo de embalaje

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPer Pack
2 - 8€ 6,935€ 13,87
10 - 98€ 6,281€ 12,56
100 - 248€ 5,54€ 11,08
250+€ 4,956€ 9,91

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Familia Lógica

74LS

Función Lógica

Línea de retardo

Input Signal Type

CMOS

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC W

Conteo de Pines

8

Número Total de Derivaciones

5

Dimensiones del Cuerpo

5 x 4 x 1.5mm

Retardo a la Primera Derivación

12ns

Tensión de Alimentación Máxima de Funcionamiento

5.25 V

Tiempo Máximo de Retardo

60ns

Temperatura de Funcionamiento Máxima

+85 °C.

Number of Independent Delay Inputs

1

Temperatura Mínima de Operación

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

4.75 V

País de Origen

Thailand

Datos del producto

Delay Lines, Maxim Integrated Products

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more