Y: Puerta lógica, 74LVC1G08GW,125, LVC, 32mA TSSOP 5 pines 2 No

Código de producto RS: 178-7128Marca: NexperiaNúmero de parte de fabricante: 74LVC1G08GW,125
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

Y

Tipo de Montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

5

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Altura

1mm

Ancho

1.35mm

Temperatura Mínima de Funcionamiento

-40 ºC

Dimensiones del Cuerpo

2.25 x 1.35 x 1mm

Temperatura Máxima de Funcionamiento

125 °C

Propagation Delay Test Condition

50pF

Longitud:

2.25mm

País de Origen

Malaysia

Datos del producto

Familia 74LVC1G/74LVC2G.

Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 0,025

Each (On a Reel of 3000) (Sin IVA)

Y: Puerta lógica, 74LVC1G08GW,125, LVC, 32mA TSSOP 5 pines 2 No

€ 0,025

Each (On a Reel of 3000) (Sin IVA)

Y: Puerta lógica, 74LVC1G08GW,125, LVC, 32mA TSSOP 5 pines 2 No
Información de stock no disponible temporalmente.

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

Y

Tipo de Montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

5

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Altura

1mm

Ancho

1.35mm

Temperatura Mínima de Funcionamiento

-40 ºC

Dimensiones del Cuerpo

2.25 x 1.35 x 1mm

Temperatura Máxima de Funcionamiento

125 °C

Propagation Delay Test Condition

50pF

Longitud:

2.25mm

País de Origen

Malaysia

Datos del producto

Familia 74LVC1G/74LVC2G.

Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more