NOR: Puerta lógica, 74LVC02APW,118, 74LVC, Quad TSSOP 14 pines 2

Código de producto RS: 151-3366Marca: NexperiaNúmero de parte de fabricante: 74LVC02APW,118
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

NOR

Tipo de montaje

Montaje superficial

Número de Elementos

4

Number of Inputs per Gate

2

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

14

Familia Lógica

74LVC

Tipo de Entrada

CMOS

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Maximum Propagation Delay Time @ Maximum CL

14 ns @ 50 pF

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Altura

0.95mm

Ancho

4.5mm

Mínima Temperatura de Funcionamiento

-40 ºC

Dimensiones

5.1 x 4.5 x 0.95mm

Temperatura de funcionamiento máxima

125 °C

Propagation Delay Test Condition

50pF

Longitud:

5.1mm

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Información de stock no disponible temporalmente.

Vuelva a verificar más tarde.

Información de stock no disponible temporalmente.

€ 0,139

Each (On a Reel of 2500) (Sin IVA)

NOR: Puerta lógica, 74LVC02APW,118, 74LVC, Quad TSSOP 14 pines 2

€ 0,139

Each (On a Reel of 2500) (Sin IVA)

NOR: Puerta lógica, 74LVC02APW,118, 74LVC, Quad TSSOP 14 pines 2
Información de stock no disponible temporalmente.

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPer Rollo
2500 - 2500€ 0,139€ 347,10
5000+€ 0,13€ 326,16

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

NOR

Tipo de montaje

Montaje superficial

Número de Elementos

4

Number of Inputs per Gate

2

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

14

Familia Lógica

74LVC

Tipo de Entrada

CMOS

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Maximum Propagation Delay Time @ Maximum CL

14 ns @ 50 pF

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Altura

0.95mm

Ancho

4.5mm

Mínima Temperatura de Funcionamiento

-40 ºC

Dimensiones

5.1 x 4.5 x 0.95mm

Temperatura de funcionamiento máxima

125 °C

Propagation Delay Test Condition

50pF

Longitud:

5.1mm

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more